分析如圖所示時序邏輯電路
1.寫出各觸發(fā)器的激勵方程、輸出方程
2.寫出各觸發(fā)器的狀態(tài)方程
3.列出電路的狀態(tài)表并畫出狀態(tài)圖
4.說明電路的邏輯功能。
4.電路為可逆計數(shù)器。A=0時為加法器;A=1時為減法器;Y端為加法器的進位輸出端和減法器的借位輸出端。
設(shè)計一個組合邏輯電路。電路輸入DCBA為8421BCD碼,當(dāng)輸入代碼所對應(yīng)的十進制數(shù)能被4整除時,輸出L為1,其他情況為0。
1.用或非門實現(xiàn)。
2.用3線-8線譯碼器74HC138和邏輯門實現(xiàn)。
(0可被任何數(shù)整除,要求有設(shè)計過程,最后畫出電路圖)